摘要

本文提出了一种符合HART协议的数字调制解调芯片设计方案。调制部分为了实现CPFSK调制,采用了时钟使能的方法对传统DDS技术进行了改进,同时在微控制器系统中采用较高的系统时钟来作为发送时钟,以获得较低的相位误差及较好的杂散性能。解调部分采用平均滤波算法来替代现有的抽头滤波技术,有效减少乘加操作,节约系统资源。性能分析及芯片实测结果表明,该实现方法具有良好的性能。

  • 出版日期2021
  • 单位高等研究院