摘要

以Verilog HDL硬件描述语言为基础,设计了现场可编程逻辑器件FPGA与AD转换器LTC2312-12的接口控制电路。阐述了LTC2312-12的特点及工作时序,给出了FPGA与LTC2312-12的硬件连接电路,采用有限状态机的方法,描述了FPGA对AD转换器的采样控制时序,并给出部分Verilog HDL代码。通过最终的仿真测试,验证了该控制电路稳定可靠。