摘要

高速CCD系统中一般会存在多个需要使用外部存储器的图像处理算法,以往的技术仅支持一片外部存储器给一个算法使用,因此,在硬件电路设计中需要加入多片外部存储器,不利于CCD的小型化,为此提出一种用于高速CCD数据存储的DDR3仲裁控制器设计。利用DDR3高速读取数据流的特点,通过时分复用的方式,使多个算法能够利用一片DDR3进行数据存储。实验结果表明,该方法能够实现多个算法使用一片DDR3进行数据流的正确读取,有效减小硬件消耗,降低系统体积和功耗。

全文