基于GPS授时的FPGA编码解码系统及方法

作者:王显; 曹长庆; 曾晓东; 吴晓鹏; 冯喆珺; 闫旭; 王蕊; 宁金娜
来源:2019-06-08, 中国, CN201910493993.3.

摘要

本发明公开了一种基于GPS授时的FPGA编码解码系统及方法。利用GPS时钟授时,现场可编程门阵列FPGA采取模块化的设计思想,采用Verilog语言对现场可编程门阵列FPGA进行开发设计,设计中的主要模块为编码模块和解码模块,现场可编程门阵列FPGA将GPS时钟获取的时间信息进行串行时间码IRIG-B码的编解码处理。本发明与其它控制芯片相比,现场可编程门阵列FPGA具有更快的速度,使用灵活,结构简单,串行时间码IGIR-B码的时间精度比网络时间同步精度高出几个数量级,提高系统的时间同步精度。