嵌入式GPU中二级高速缓存的设计与实现

作者:杜慧敏; 杨超群; 季凯柏
来源:微电子学与计算机, 2018, 35(02): 94-99.
DOI:10.19304/j.cnki.issn1000-7180.2018.02.020

摘要

针对嵌入式GPU与主存之间进行数据交互时出现速度不匹配的问题,设计了一种适用于嵌入式GPU的二级高速缓存Cache控制器.二级Cache控制器采用四路组相联的映射结构,使用伪最近最少使用(PseudoLRU)替换算法,可以管理16512kB的二级高速缓存.实验结果表明,当选取Cache大小为128kB时,Cache的命中率达到71.12%.

全文