一种应用于流水线ADC的采样保持电路设计

作者:朱晓宇; 居水荣; 石乔林; 李华
来源:电子与封装, 2015, 15(09): 29-32.
DOI:10.16257/j.cnki.1681-1070.2015.0097

摘要

设计了一种应用于8位100 MHz采样频率流水线ADC的采样保持电路。采用电容翻转的主体结构及下级板采样技术,设计了使用共源共栅密勒补偿的两级运放。在不影响性能的前提下提出对传统栅压自举采样开关的改进方案,减小了栅压自举开关的面积。该采样保持电路采用CSMC0.18μm CMOS工艺,1.8 V电源电压进行设计。Spectre仿真并使用Matlab分析输出动态特性表明,电路达到了74.7 d B的无杂散动态范围(SFDR),信纳比(SINAD)为60.8 d B。

  • 出版日期2015
  • 单位江南大学; 中国电子科技集团公司

全文